Chip cầu bắc
Bách khoa toàn thư mở Wikipedia
Chip cầu bắc, hay còn gọi là Memory Controller Hub (MCH'), là một trong hai chip trong một chipset trên một bo mạch chủ của PC, chip còn lại là chip cầu nam. Thông thường thì chipset luôn được tách thành chip cầu bắc và chip cầu nam mặc dù đôi khi hai chip này được kết hợp làm một.
Mục lục |
[sửa] Tổng quan
Chip cầu bắc đảm nhiệm việc liên lạc giữa các thiết bị CPU, RAM, AGP hoặc PCI Express, và chip cầu nam. Một vài loại còn chứa chương trình điều khiển video tích hợp, hay còn gọi là Graphics and Memory Controller Hub (GMCH). Vì các bộ xử lý và RAM khác nhau yêu cầu các tín hiệu khác nhau, một chip cầu bắc chỉ làm việc với một hoặc hai loại CPU và nói chung chỉ với một loại RAM. Có một vài loại chipset hỗ trợ hai loại RAM (những loại này thường được sử dụng khi có sự thay đổi về chuẩn). Ví dụ, chip cầu bắc của chipset NVIDIA nForce2 chỉ làm việc với bộ xử lý Duron, Athlon, và Athlon XP với DDR SDRAM, chipset Intel i875 chỉ làm việc với hệ thống sử dụng bộ xử lý Pentium 4 hoặc Celeron có tốc độ lớn hơn 1.3 GHz và sử dụng DDR SDRAM, chipset Intel i915g chỉ làm việc với Intel Pentium 4 và Intel Celeron, nhưng có thể sử dụng bộ nhớ DDR hoặc DDR2.
[sửa] Tầm quan trọng
Chip cầu bắc trên một bo mạch chủ là nhân tố rất quan trọng quyết định số lượng, tốc độ và loại CPU cũng như dung lượng, tốc độ và loại RAM có thể được sử dụng. Các nhân tố khác như điện áp và số các kết nối dùng được cũng có vai trò nhất định. Gần như tất cả các chipset ở cấp độ người dùng chỉ hỗ trợ một dòng vi xử lý với lượng RAM tối đa phụ thuộc bộ xử lý và thiết kế của bo mạch chủ. Các máy Pentium thường có giới hạn bộ nhớ là 128 MB, trong khi các máy dùng Pentium 4 có giới hạn là 4 GB. Kể từ Pentium Pro đã hỗ trợ địa chỉ bộ nhớ lớn hơn 32 bit, thường là 36 bit, do đó có thể định vị 64 GB bộ nhớ. Tuy nhiên các bo mạch chủ chỉ hỗ trợ một lượng RAM ít hơn vì các nhân tố khác (như giới hạn của hệ điều hành và giá thành của RAM).
Mỗi chip cầu bắc chỉ làm việc với một hoặc hai loại chip cầu nam. Do vậy nó đặt ra những hạn chế kỹ thuật đối với chip cầu nam và ảnh hưởng đến một số đặc tính của hệ thống.
Chip cầu bắc đóng vai trò quan trọng trong việc quyết định một máy tính có thể được kích xung đến mức nào.
[sửa] Sự phát triển gần đây
Bộ điều khiển nhớ điều khiển việc giao tiếp giữa CPU và RAM được đưa vào trong các bộ vi xử lý AMD64, Các nhà thiết kế máy tính khác như Intel, IBM đã cân nhắc sự thay đổi này cho các dòng sản phẩm của họ. Một ví dụ cho sự thay đổi này là chipset đơn NVIDIA's nForce cho hệ thống AMD64. Nó kết hợp tất cả các đặc tính một Cầu Bắc thông thường (computing) với một cổng tăng tốc đồ họa (Accelerated Graphics Port_AGP) và nối trực tiếp tới CPU. Trên các bo mạch nForce4 chúng được xem như MCP (Media Communications Processor - Bộ xử lý giao tiếp đa phương tiện).
Trong tương lai, một giải pháp cho System-on-chip|SOC/Single Chip sẽ luôn phổ thông hơn do đòi hỏi giảm thiểu các thành phần khi lắp ráp. Tuy nhiên các chíp lớn có thể làm giảm tính đa dụng của giải pháp và làm tăng tính phức tạp cũng như số lượng chân. Điều dự đoán này tại thời điểm hiện tại không quan trong lắm vì gần đay co rất nhiều loại bus tốc độ cao (PCIe, SATA) có thể lập trình nguyên bản hoặc cao hơn.Điều này giống như đem việc thực hiện chuẩn kết nối thông qua một bus chuẩn (có thể là PCIe), loại bus có thể được kết hợp, thành một bộ điều khiển siêu vào-ra (Super I/O).
Bài này đang được dịch từ tiếng Anh. Nếu bạn có đủ khả năng xin góp sức dịch bài này. Nếu không tiếp tục được quan tâm, phần ngoại ngữ của bài sẽ bị xóa sau khoảng 1 tháng. Xin đừng quên chuyển các mục Chú thích, Tham khảo vào bài dịch để đáp ứng tiêu chuẩn. Xin tham khảo Hướng dẫn cách biên soạn bài để biết thêm chi tiết. |
Nói cách khác, Super I/O có thể bỏ qua và các chân không sử dụng cho bộ điều khiển AGP có thể được sử dụng các tích hợp khác như Graphics processing unit|Graphic processor, PCI ẽpress, SATA, ÚB, IDE, SDIO card reader, PC card|PC Card/CardBus, Peipheral Component Interconnect|PCI controller. The memory controller, which handles communication between the CPU and RAM, has been moved onto the processor die in AMD64 processors. Other CPU designers have considered this change for their own product lines, such as Intel and IBM.
An example of this change is NVIDIA's nForce3 chipset for AMD64 systems that is a single chip. It combines all of the features of a normal southbridge with an AGP port and connects directly to the CPU. On nForce4 boards they consider this to be a MCP (Media Communications Processor).
For the future a SOC/single chip solution is always more popular due to the lower component count at the assembly stage. However, larger chips may reduce the versatility of the solution and have higher complexity and pin count. This caveat is currently less important because many of the recent high speed buses (PCIe, SATA) are serial in nature and highly programmable. This is likely to bring a return of a standard implementation connected via a standard bus (probably PCIe) which could be merged into the Super I/O controller. On the other hand, the Super I/O can be left as is and the pins not used for the AGP controller may be available for a different integration consisting of Graphic processor, PCI express, SATA, USB, IDE, SDIO card reader, PC Card/CardBus, PCI controller.
[sửa] Xem thêm
Phần cứng máy tính | ||||||||||||
|