See also ebooksgratis.com: no banners, no cookies, totally FREE.

CLASSICISTRANIERI HOME PAGE - YOUTUBE CHANNEL
Privacy Policy Cookie Policy Terms and Conditions
AMD64 - Wikipédia

AMD64

Un article de Wikipédia, l'encyclopédie libre.

Logo AMD64

AMD64 est le nom de l'architecture des premiers microprocesseurs 64 bits de la société Advanced Micro Devices. Son nom de code est Hammer (de l'anglais marteau) remplaçant l'appellation x86-64.

Cette architecture est compatible avec le standard 32 bits x86 d'Intel. Elle est utilisée par les Athlon 64, Athlon FX, Athlon X2, Sempron 64, Turion et Opteron.

Intel a par la suite adopté cette architecture, sous le nom de Intel 64, EM64T ou IA-32e, dans ses processeurs récents de type Pentium 4, Pentium D, Pentium Extreme Edition, Celeron D, et Xeon. Microsoft communique sur cette technologie sous le nom de x64.

Dirk Meyer, ingénieur ayant travaillé sur les processeurs Alpha de chez DEC, a participé au projet.

Sommaire

[modifier] Architecture

Le jeu d'instruction de l'architecture AMD x86-64 est une extension de l'architecture Intel IA-32 (x86-32). Les caractéristiques principales de l'architecture AMD64 est le support de registres généraux de 64 bits, de l'arithmétique des entiers et des opérations logiques 64 bits ainsi que des adresses virtuelles 64 bits. Les créateurs ont profité de l'opportunité d'une nouvelle architecture pour proposer d'autres améliorations, incluant principalement :

  • Support complet des entiers 64 bits : tous les registres généraux (GPRs : General Purpose Registers) passent de 32 à 64 bits et toutes les opérations logiques et arithmétiques, de la mémoire vers les registres et des registres vers la mémoire, etc. sont disponibles nativement pour les entiers 64 bits. Les push (empilement) et les pop (dépilement) sur la pile sont toujours d'une largeur de 8 octets (64 bits), de même que les pointeurs.
  • Registres supplémentaires : le nombre des registres généraux est doublé pour atteindre 16. Il y a par conséquent moins besoin de sauvegarder les registres, de les restaurer et plus généralement de les manipuler ; la plupart des arguments de la plupart des fonctions peut de même est passé par les registres plutôt que sur la pile. À titre de comparaison l'architecture PowerPC 970 dispose de 32 GPRs. La taille et le nombre de registre est en effet un des points faible du x86. Avec des applications optimisées, on peut attendre un gain de performances, notamment pour les programmes disposant de nombreuses boucles.
  • Registres XMM supplémentaires : de manière similaire, le nombre de registres XMM (utilisés pour les instructions SIMD) est aussi augmenté de 8 à 16.
  • Espace mémoire virtuel plus grand : les modèles de processeurs implémentant actuellement l'architecture AMD64 peuvent adresser jusqu'à 256 tebioctets d'adresse mémoire virtuelle (248 octets). Cette limite peut être étendue dans de futures implémentations à 16 exbioctets (264 octets). Ceci peut être comparé aux 4 gibioctets pour les architectures x86 32bits.
  • Espace mémoire physique plus grand : les modèles de processeurs implémentant actuellement l'architecture AMD64 peuvent adresser 1 tebioctet d'adresse mémoire physique. Cette limite peut être étendue dans de futures implémentations à 4 pebioctets (252 octets) (limités par le format des entrées de la table de page). En legacy mode (mode compatible x86), l'extension PAE (Physical Address Extension) est supportée, comme sur les processeurs x86 32 bits les plus courant, autorisant l'accès à un maximum de 64 gibioctets.
  • Accès aux données relatifs au pointeur d'instruction : les instructions peuvent désormais référencer les données relativement pointeur d'instruction (registre RIP). Ceci permet de générer du code indépendant de la position du programme en mémoire (PIC, ou Position Independent Code) plus efficace ; ceci est souvent utilisé dans les bibliothèques partagées ou les code chargés à l'exécution.
  • Instructions SSE : l'architecture original AMD64 a adopté les instructions SSE et SSE2 au sein du cœur du processeur. Les instructions SSE3 ont été ajoutées en avril 2005. SSE2 remplace le jeu d'instructions x87 de 80 bits de précision, incluant le choix d'opérations mathématiques flottantes en 32 ou 64 bits. Ceci permet des opérations en virgule flottante compatibles avec les autres CPUs modernes. Les instructions SSE et SSE2 ont aussi été étendues pour supporter les huis nouveaux registres XMM. SSE et SSE2 sont disponibles en 32 bits sur les processeurs x86 modernes ; cependant s'ils sont utilisés par des programmes 32 bits, ces derniers ne pourront fonctionner que sur des processeurs supportant ces instructions. Ceci n'est pas un problème pour des programmmes 64 bits, du fait que tous les processeurs AMD64 supportent ces jeux d'instruction. Utiliser les instructions SSE et SSE2 au lieu des x87 ne réduit alors pas le nombre de plateformes sur lesquelles les programmes pourront fonctionner. Du fait que les instructions SSE et SSE2 sont généralement plus rapide et fournissent les mêmes fonctionnalités que les jeux MMX et 3DNow!, ces derniers sont considérés comme dépassés sur AMD64.
  • No-Execute bit : le bit 'NX' (bit 63 des entrées de la table des pages) permet au système d'exploitation de spécifier quelles pages d'adresse mémoire virtuelle peuvent contenir du code exécutable et quelles pages ne le peuvent pas. Une tentative d'exécuter du code d'une page identifiée comme 'no execute' provoquera une violation d'accès mémoire, identique à celle générée lors d'une tentative d'écriture sur une page en mode "lecture seule". Ceci devrait rendre plus difficile pour un code malicieux de prendre le contrôle du système via les attaques par "buffer overrun" ou liées à des problèmes de vérifications des tampons mémoire. Une fonctionnalité identique était déjà disponible sur les processeurs x86 depuis le 80286 à l'aide d'un attribut des descripteurs de segment, mais ne peut alors s'appliquer qu'à un segment entier. L'adressage par segment est considéré comme obsolète depuis longtemps et tous les systèmes d'exploitation actuels pour PC ne l'utilisent effectivement pas, en plaçant l'adresse de base de chacun d'entre eux à 0 et sa taille à 4 giga-octets. AMD a été le premier vendeur de la famille x86 à supporter l'accès non exécutable en mode d'adressage linéaire. Cette fonctionnalité est aussi disponible en mode 'legacy' sur les processseurs AMD64, ainsi que les processeurs Intel x86 récents, avec l'utilisation du mode PAE.
  • Suppression de fonctionnalités anciennes : un certain nombre de fonctionnalités de programmation système de l'architecture x86 non utilisées dans les systèmes d'exploitation moderne ne sont plus disponibles sur AMD64 en "long mode". Ceci inclut l'adressage mémoire segmenté (bien que les segments FS et GS subsistent, pour la compatibilité avec le code Windows), le mécanisme de changement de tâches (task switch) et le Mode virtuel 8086. Ces fonctionnalités subsistent en "legacy mode", pour permettre à ces processeurs d'exécuter complètement les codes 32 et 16 bits sans modification. Si, dans le futur, ne devrait plus subsister de code 32 bits utilisant ces fonctionnalités, leur support pourrait être supprimé des processeurs pour améliorer la conception des processeurs et économiser sur les coûts de production. Ces fonctionnalités pourraient de plus être émulées par le système d'exploitation pour préserver la compatibilité avec les applications "legacy".

[modifier] Les différents modes de fonctionnement

Mode de fonctionnement Système d'exploitation requis Recompilation requise Taille des adresses par défaut Taille des opérandes par défaut Extensions de registres Taille typique des registres GPR
Long mode 64-bit mode OS compatibles 64-bit (x86-64) (par ex. Win XP Pro x64, Linux x86-64) oui 64 32 oui 64
Compatibility mode non 32 32 non 32
16 16 16
Legacy Mode Protected Mode OS "Legacy 16-bit ou 32-bit" non 32 32 non 32
16 16 16
mode virtuel 8086 16 16 16
Real mode Legacy 16-bit OS

[modifier] Description de ces modes

[modifier] Implémentations

Les processeurs suivants implémentent l'architecture AMD64 :

[modifier] Voir aussi

[modifier] Liens externes


aa - ab - af - ak - als - am - an - ang - ar - arc - as - ast - av - ay - az - ba - bar - bat_smg - bcl - be - be_x_old - bg - bh - bi - bm - bn - bo - bpy - br - bs - bug - bxr - ca - cbk_zam - cdo - ce - ceb - ch - cho - chr - chy - co - cr - crh - cs - csb - cu - cv - cy - da - de - diq - dsb - dv - dz - ee - el - eml - en - eo - es - et - eu - ext - fa - ff - fi - fiu_vro - fj - fo - fr - frp - fur - fy - ga - gan - gd - gl - glk - gn - got - gu - gv - ha - hak - haw - he - hi - hif - ho - hr - hsb - ht - hu - hy - hz - ia - id - ie - ig - ii - ik - ilo - io - is - it - iu - ja - jbo - jv - ka - kaa - kab - kg - ki - kj - kk - kl - km - kn - ko - kr - ks - ksh - ku - kv - kw - ky - la - lad - lb - lbe - lg - li - lij - lmo - ln - lo - lt - lv - map_bms - mdf - mg - mh - mi - mk - ml - mn - mo - mr - mt - mus - my - myv - mzn - na - nah - nap - nds - nds_nl - ne - new - ng - nl - nn - no - nov - nrm - nv - ny - oc - om - or - os - pa - pag - pam - pap - pdc - pi - pih - pl - pms - ps - pt - qu - quality - rm - rmy - rn - ro - roa_rup - roa_tara - ru - rw - sa - sah - sc - scn - sco - sd - se - sg - sh - si - simple - sk - sl - sm - sn - so - sr - srn - ss - st - stq - su - sv - sw - szl - ta - te - tet - tg - th - ti - tk - tl - tlh - tn - to - tpi - tr - ts - tt - tum - tw - ty - udm - ug - uk - ur - uz - ve - vec - vi - vls - vo - wa - war - wo - wuu - xal - xh - yi - yo - za - zea - zh - zh_classical - zh_min_nan - zh_yue - zu -